资源简介
使用VHDL进行CPLD/FPGA电路设计时,要根据实际项目的具体情况,合理地划分项目功能,并用VHDL实现相应的功能模块。用模块来构建系统,可有效地优化模块间的结构和减少系统的冗余度,并在模块设计过程中始终贯彻以上的优化设计原则,借助于强大的综合开发软件进行优化,才能达到最优化电路的目的。
代码片段和文件信息
相关资源
- 六路智能抢答器VHDL语言
- VHDL语言编写的100实用的例程
- VHDL交通灯
- 4*4键盘编码器,VHDL语言
- 基于VHDL语言设计交通灯的设计
- vhdl语言电子琴设计
- VHDL语言100例详解.
- VHDL语言教程(精华)
- 用VHDL语言FPGA实现波形发生器
- VHDL语言实现DDS的完整程序 Quartus仿真
- VHDL语言描述的16*16LED点阵显示模块毕
- 基于VHDL语言的FIR滤波器设计
- 很好的VHDL学习资料 VHDL编程的一些心
- VHDL语言的FPGA小实验
- 基于FPGA用VHDL语言设计的四位共阴数码
- 电子琴EDA电子琴,VHDL语言,八个音符
- 基于FPGA的闹钟系统设计
- 27个VHDL语言的实验程序和仿真图
- 数据采集系统设计 用FPGA+程序代码
- fpga集合 VHDL语言描述
- vhdl语言设计猜数字游戏
- 基于VHDL语言的四位密码锁
- VHDL语言入门教学
- FPGA电子系统设计项目实战 VHDL语言 第
- VHDL语言FPGA音乐程序
- VHDL语言100例详解 程序代码
- VHDL语言CPU设计报告
- VHDL语言的打砖块游戏
- quartus 9.0实现的三角波,VHDL语言
- quartus 9.0实现的锯齿波,VHDL语言
川公网安备 51152502000135号
评论
共有 条评论