资源简介
直接用pll写的一个5倍时钟的倍频器,用modelsim已经验证好。

代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 0 2012-04-09 11:50 pwm\db\logic_util_heursitic.dat
文件 49507 2012-04-09 11:50 pwm\db\prev_cmp_pwm.qmsg
文件 137 2012-04-16 10:28 pwm\db\pwm.db_info
文件 161 2012-04-16 10:28 pwm\db\pwm.eco.cdb
文件 154 2012-04-16 10:28 pwm\db\pwm.sld_design_entry.sci
文件 1441 2012-04-09 11:19 pwm\greybox_tmp\cbx_args.txt
文件 153 2012-04-07 21:39 pwm\incremental_db\compiled_partitions\pwm.db_info
文件 1762 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.cdb
文件 33 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.dfp
文件 9974 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.hdb
文件 208 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.kpt
文件 4 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.logdb
文件 959 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.rcfdb
文件 974 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.re.rcfdb
文件 879 2012-04-09 11:51 pwm\incremental_db\compiled_partitions\pwm.root_partition.hbdb.cdb
文件 1454 2012-04-09 11:51 pwm\incremental_db\compiled_partitions\pwm.root_partition.map.cdb
文件 3232 2012-04-09 11:51 pwm\incremental_db\compiled_partitions\pwm.root_partition.map.dpi
文件 9800 2012-04-09 11:51 pwm\incremental_db\compiled_partitions\pwm.root_partition.map.hdb
文件 213 2012-04-09 11:51 pwm\incremental_db\compiled_partitions\pwm.root_partition.map.kpt
文件 653 2012-04-07 21:39 pwm\incremental_db\README
文件 470 2012-04-09 11:50 pwm\pll.ppf
文件 436 2012-04-09 11:50 pwm\pll.qip
文件 15319 2012-04-09 11:50 pwm\pll.v
文件 11463 2012-04-09 11:50 pwm\pll_bb.v
文件 116 2012-04-09 11:50 pwm\pll_inst.v
文件 7022 2012-04-09 11:22 pwm\pwm.asm.rpt
文件 1949 2012-04-09 11:20 pwm\pwm.bsf
文件 26 2012-04-09 11:51 pwm\pwm.done
文件 239 2012-04-07 21:56 pwm\pwm.dpf
文件 6019 2012-04-09 11:22 pwm\pwm.eda.rpt
............此处省略74个文件信息
----------- --------- ---------- ----- ----
文件 0 2012-04-09 11:50 pwm\db\logic_util_heursitic.dat
文件 49507 2012-04-09 11:50 pwm\db\prev_cmp_pwm.qmsg
文件 137 2012-04-16 10:28 pwm\db\pwm.db_info
文件 161 2012-04-16 10:28 pwm\db\pwm.eco.cdb
文件 154 2012-04-16 10:28 pwm\db\pwm.sld_design_entry.sci
文件 1441 2012-04-09 11:19 pwm\greybox_tmp\cbx_args.txt
文件 153 2012-04-07 21:39 pwm\incremental_db\compiled_partitions\pwm.db_info
文件 1762 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.cdb
文件 33 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.dfp
文件 9974 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.hdb
文件 208 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.kpt
文件 4 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.logdb
文件 959 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.rcfdb
文件 974 2012-04-09 11:22 pwm\incremental_db\compiled_partitions\pwm.root_partition.cmp.re.rcfdb
文件 879 2012-04-09 11:51 pwm\incremental_db\compiled_partitions\pwm.root_partition.hbdb.cdb
文件 1454 2012-04-09 11:51 pwm\incremental_db\compiled_partitions\pwm.root_partition.map.cdb
文件 3232 2012-04-09 11:51 pwm\incremental_db\compiled_partitions\pwm.root_partition.map.dpi
文件 9800 2012-04-09 11:51 pwm\incremental_db\compiled_partitions\pwm.root_partition.map.hdb
文件 213 2012-04-09 11:51 pwm\incremental_db\compiled_partitions\pwm.root_partition.map.kpt
文件 653 2012-04-07 21:39 pwm\incremental_db\README
文件 470 2012-04-09 11:50 pwm\pll.ppf
文件 436 2012-04-09 11:50 pwm\pll.qip
文件 15319 2012-04-09 11:50 pwm\pll.v
文件 11463 2012-04-09 11:50 pwm\pll_bb.v
文件 116 2012-04-09 11:50 pwm\pll_inst.v
文件 7022 2012-04-09 11:22 pwm\pwm.asm.rpt
文件 1949 2012-04-09 11:20 pwm\pwm.bsf
文件 26 2012-04-09 11:51 pwm\pwm.done
文件 239 2012-04-07 21:56 pwm\pwm.dpf
文件 6019 2012-04-09 11:22 pwm\pwm.eda.rpt
............此处省略74个文件信息
相关资源
- PLL回路滤波器设计的调整指南
- PLL回路滤波器设计调整指南及使用案
- 翻译的美国大学经典参考书,Roland
- 玩转Altera FPGA:基于PLL分频计数的LE
- PLL原理讲义 一个典型的锁相环PLL系统
- 锁相环PLL偏离整数通道的频率点杂散
- PLL例化配置与LED之PLL的IP核配置
- 双二阶广义积分器SOGI软件锁相(基于
- 宽频带数字锁相环的设计及基于FPGA的
- PLL和DLL:都是锁相环,区别在哪里?
- 脉振高频注入法.zip
- ADI PLL sim
- adf4351控制代码237403
- 二阶锁频辅助三阶锁相环路滤波器设
- Phase-Locked Loops Design Simulation and Appli
- ADFSIMPLL4.1.03
- ADIsimPLL V4.1.2 2016年最新版
- 锁相环pll工作原理及verilog代码
- quartusii的PLL IP核分频和倍频
- ADI的锁相环PLL仿真工具ADIsimPLL3.4.06及
- 基于DPLL的SAT算法的研究及应用
- 自己整理的锁相环的ads仿真,找了很
- Cyclone-IV-器件中的时钟网络与PLL
- 锁相环PLL基本原理.pdf
- ADPLL全数字锁相环
- Phaselock_Techniques_3rd_锁相环技术(第
- 锁相环(PLL)电路设计与应用.pdf233
- 锁相环(PLL)电路设计与应用
- 锁相环(PLL)电路设计与应用.pdf
- ADF435X的PLL寄存器助手
评论
共有 条评论