资源简介
在传统的控制系统中,通常将单片机作为控制核心并辅以相应的元器件构成一个整体。但这种方法硬件连线复杂、可靠性差,且在实际应用中往往需要外加扩展芯片,这无疑会增大控制系统的体积,还会增加引入干扰的可能性。对一些体积小的控制系统,要求以尽可能小的器件体积实现尽可能复杂的控制功能,直接应用单片机及其扩展芯片就难以达到所期望的效果。
代码片段和文件信息
- 上一篇:基于单片机和CPLD的数字频率计的设计
- 下一篇:通过实验了解数字频率计的工作原理
相关资源
- 通过实验了解数字频率计的工作原理
- 基于单片机和CPLD的数字频率计的设计
- CPLD Verilog数字密码锁 源码
- 基于可编程的二相线阵CCD驱动电路设
- 用Verilog语言写的CPLD和MCU通讯的SPI接口
- 分时复用时CPLD设计变频系统中的应用
- 几个CPLD/FPGA调试的小窍门
- 基于ARM的PC104总线实现
- 简易数字频率计课程设计报告
- 数字频率计 VHDL代码
- EPM240T100C5-CPLD用户开发手册
- 基于 51 单片机的数字频率计
- 基于FPGA的高精度数字频率计的设计
- 自己动手制作51单片机+CPLD实验板包含
- AVR单片机与CPLD_FPGA综合应用入门
- Xilinx ISE 9.x FPGA/CPLD设计指南 光盘资料
- 基于Verilog的数字频率计的代码
- 多摩川绝对值编码器接口CPLD程序ver
- FPGA电压表
- c_ug902-vivado-high-level-synthesis中文.pdf
- FPGA数字频率计数码管显示
- 基于单片机的智能电子计数器的设计
- 光纤实验数字光纤通信线路编译码C
- 基于FPGA的数字频率计ISE工程
- Clifford E. Cummings论文合集
- 电赛一等奖!简易数字频率计设计
- 基于FPGA的等精度数字频率计
- 0023、基于51单片机的数字频率计设计
- 基于FPGA的按键流水灯控制
- 基于Verilog HDL数字频率计的设计与实现
川公网安备 51152502000135号
评论
共有 条评论