资源简介
实验任务和内容
1. 在CPLD中设计一个数字频率计电路,设计要求为: 测量范围:1Hz~1MHz, 分辨率, 数码管动态扫描显示电路的CPLD下载与实现。
2.使用LabVIEW进行虚拟频率计的软件设计。要求设计软件界面,闸门时间为4档,1s,100ms,10ms,1ms,频率数字显示。
3.使用设计虚拟逻辑分析仪软件和CPLD电路,进行软硬件调试和测试
1. 在CPLD中设计一个数字频率计电路,设计要求为: 测量范围:1Hz~1MHz, 分辨率, 数码管动态扫描显示电路的CPLD下载与实现。
2.使用LabVIEW进行虚拟频率计的软件设计。要求设计软件界面,闸门时间为4档,1s,100ms,10ms,1ms,频率数字显示。
3.使用设计虚拟逻辑分析仪软件和CPLD电路,进行软硬件调试和测试
代码片段和文件信息
- 上一篇:基于单片机和CPLD的数字频率计的设计(图)
- 下一篇:基于EDA技术设计数字频率计
川公网安备 51152502000135号
评论
共有 条评论