资源简介
本文对直接扩频通信同步系统进行了研究,使用PN码作为扩频序列,利用其良好的自相关性,提出一种新式的滑动相关法使收发端同步,并给出该系统的FPGA实现方法。利用ISE 10.1开发软件仿真验证,证明此方法可以提高运算速度,减少捕获时间。
代码片段和文件信息
相关资源
- Verilog实现 Bayer转RGB Vivado IP核
- CPLD 配置 xilinx fpga 的verilog 源代码只有
- 采用CPLD/FPGA的VHDL语言电路优化原理设
- FPGA与CPLD的分类及辨别它们的方法
- FPGA与CPLD的辨别和分类
- 深入浅出玩转FPGA-CPLD-部分例程源码
- 浅谈FPGA/CPLD的复位电路设计
- 基于FPGA的表面波电磁声发射系统脉冲
- 基于FPGA的键盘输入verilog代码
- VIVADO从此开始__高亚军编著_北京:电
- Xilinx_Unified_2020.1_0602_1208_Win64.txt
- 零基础学FPGA十四精简指令集RISC_CPU设
- USB OTG的IP Core设计与FPGA验证
- 基于FPGA的高压变频器中性点偏移技术
- 基于Altera FPGA的PCI-E接口设计
- 在嵌入式系统中使用FPGA时的常见问题
- XILINX spartan-6 sp601原理图
- 我与FPGA的恋爱之任意分频和倍频
-
Design for em
bedded Image Processing on FPG - FPGA实现PID.v
- 基于FPGA的sdi视频传输工程(k7_sdi_rx
- FPGA彩条显示
- Xilinx-FPGA-引脚功能详细介绍.doc
- 基于xilinx FPGA的PCIe设计实战
- 基于PCIe的FPGA动态配置设计与实现
- 为什么工程师要掌握FPGA开发知识?
- 数字频率合成dds正弦波基于FPGA的DDS产
- Verilog FPGA UART串口控制器
- gmsk调制在FPGA上实现
- 一个简单的verilog编写的DMA IP CORE,和
川公网安备 51152502000135号
评论
共有 条评论