资源简介
数字频率计是数字电路中的一个典型应用,实际的硬件设计用到的器件较多,连线比较复杂,而且会产生比较大的延时,造成测量误差、可靠性差。随着现场可编程门阵列FPGA的广泛应用,以EDA工具作为开发手段,运用VHDL等硬件描述语言语言,将使整个系统大大简化,提高了系统的整体性能和可靠性。
代码片段和文件信息
- 上一篇:基于VHDL的数字系统层次化设计方法
- 下一篇:有VHDL实现数字频率计
相关资源
- 有VHDL实现数字频率计
- 基于EDA技术设计数字频率计
- 通过实验了解数字频率计的工作原理
- 基于单片机和CPLD的数字频率计的设计
- 基于单片机和CPLD的数字频率计的设计
- 简易数字频率计课程设计报告
- 数字频率计 VHDL代码
- 基于 51 单片机的数字频率计
- 基于FPGA的高精度数字频率计的设计
- 基于Verilog的数字频率计的代码
- FPGA数字频率计数码管显示
- 基于FPGA的数字频率计ISE工程
- 电赛一等奖!简易数字频率计设计
- 基于FPGA的等精度数字频率计
- 0023、基于51单片机的数字频率计设计
- 基于Verilog HDL数字频率计的设计与实现
- 基于quartus的数字频率计DDS设计
- 2015年电赛F题数字频率计完整工程代码
- 基于FPGA的数字频率计 测频,测占空
- 四位数字频率计数码管显示.zip
- 100MHz数字频率计的设计
- 基于Multisim数字频率计的设计与仿真
- 数字频率计EDA课程设计
- VHDL 数字频率计设计
- 基于VHDL的数字频率计设计
- 基于Multisim8的简易数字频率计仿真
- 基于51单片机的数字频率计程序仿真图
- 2015年全国电子设计竞赛_数字频率计
- 2015全国大学生电子设计大赛F题一等奖
- 基于51单片机的数字频率计及proteus仿
川公网安备 51152502000135号
评论
共有 条评论